PCI Express 卡机电 (CEM) 6.0 规范和 PCIe 6.0 PHY 测试规范详细解释如何测量传输器 (Tx) 、接收器 (Rx) 和其他电气参数。这也是 PCI-SIG 为 64 GT/s 定义的 PCIe 6.0 电气合规标准的一部分。今天让我们进一步了解 Rx 和 Tx 链路均衡测试的设置和要求。
PCIe® 6.0 CEM 接收器 (Rx) 测试设备要求
PCIe 6.0 CEM 接收器 (Rx) 合规性测试必须以可准确执行受压眼校准的带宽≥ 50 GHz 高能示波器来衡量。使用如 GRL-PXE6-CEM-RXA 软件的 PCIe 6.0 CEM 自动软件能使整个过程更加顺畅,因为该软件可与 BERT 和实时示波器配合使用,缩短设备校准和测试时间。
要执行 Rx 和 Tx 链路均衡测试就可以使用具有链路训练和模式生成功能的协议感知比特误码率测试仪 (BERT),通过 LTSSM 状态机内的恢复状态,强制的把测设备 (DUT) 进入环回状态。最后,必须确保设置中使用的所有同轴电缆都具有适当的带宽和相位匹配,偏移小于 1ps。
测试设备概述:
- 带宽≥ 50 GHz 的高能示波器
- PCIe 6.0 CEM 自动软件(例:GRL-PXE6-CEM-RXA)
- 根据协议运行地高能 BERT
- 相位匹配的 2.92mm 或 2.4mm 电缆
PCIe® 6.0 CEM Rx 测试安装要求
想进行 CEM 合规性测试就必须准备 PCI-SIG Gen6 合规测试安装。SIG 合规测试安装套件由下列项目组成:PCI-SIG 合规负载板 (CLB)、PCI-SIG 合规基础板 (CBB),变量 ISI 板以及各种电缆套件。该电路板和电缆将用于校准和验证,随后海通过 BERT 和 高带宽示波器测量 PCIe Gen6 接收器的合规度。
测试安装概述:
- PCI-SIG 合规负载板 (CLB): 用于校准和测量主机/系统拓扑结构
- PCI-SIG 合规基础板 (CBB): 用于校准和测量插件卡拓扑结构
PCIe 6.0 CEM Rx 链路均衡测试参考图
PCIe 6.0 CEM Rx 校准设置例表。
使用 ENA 对 Gen6 合规性测试装置进行鉴定,以根据测试拓扑确定相关 ISI 通道。在 PCIe 6.0 CEM 接收器测试之前,必须完成发送到 DUT 的压力眼图的校准,校准分两步进行: 根据以下参数对 TP3 和 TP2(长通道)测试点进行校准:
TP3 校准
- 初始预设 Q0
- 发射振幅
- 预拍和去加重
- 预置、RJ 和 SJ
TP2 (长通道) 校准
- DM, CM
- 最终应力眼校准(眼宽和眼开度)
随着所需参数的调整,用于 CEM 规范的 SigTool 或 Base 规范的 Seasim 将在后台进行后处理,同时也对最终应力眼做验证。虽然同样的程序能以人工完成,由于参数值组合繁多且需要重新测试,仅靠人工就会将整个过程延长到好几天。最终压力眼设置的任何变化都需要重新校准。因此,强烈建议通过 GRL PCI Express 6.0 接收机测试自动软件套件 (GRL-PXE6-RXA) 对 PCIe 6.0 主机和附加卡设计进行自动化。
链路均衡,合规性测试
Rx 和 Tx 链路均衡测试可以 64.0 GT/s 的速度在多个测试中同时进行。包括:
- 初始 Tx 均衡测试
- 传输机链路均衡反应时间测试
- Tx 链路均衡系数测试
- Rx 链路均衡测试
在一般的情况下,我们会强烈建议工程师将测试过程自动化。设备将自动配置为所需的设置。而 DUT 也将进入测试所需的环回链路。
PCIe 6.0 CEM Tx 和 Rx 链路均衡测试设置例表。
为了准备 DUT 执行测试并进入环回状态,自动解决方案将配置 BERT 与进入 L0 状态的 DUT 执行链路练习。DUT 会接着进入恢复状态。随后,DUT 又将与 LTSSM 进入环回状态。完成此步骤后的安装以准备好进行测试。通过 Rx 路径的校准压力眼信号用于测量首比特误码率 (FBER) 以确保实现 1E-6 或更高的 FBER。
PCIe 6.0 CEM Rx 合规性测试设置例表。
以更有效的方式符合 PCIe 6.0 标准
想要享受PCIe Gen 1.0至6.0专家所提供的咨询服务就赶快联系 GRL。与经验丰富的专家合作就可快速满足最新的行业标准。